Intel Sapphire Rapids bygget på 10nm +++ node, pakke 56 præstationskerner, 64 GB DDR5 RAM, forbedret sikkerhed og massive IPC-gevinster, krav om lækage
De kommende Intel Xeon-CPU'er forventes at tilbyde et massivt præstationsspring i forhold til den nuværende generation af Ice Lake-CPU'er. Den næste generation af Intels processorer af serverkvalitet forventes at ankomme næste år med 56 kerner og 64 GB HBM2-hukommelse. Intel lover en markant forbedret sikkerhedsprofil samt betydelige gevinster i IPC sammenlignet med den nuværende generation af server-grade CPU'er. Brug af ny Core Architecture og MCM-design spiller en vigtig rolle.
De kommende Intel Sapphire Rapids, der forventes at efterkomme Ice Lake CPU'erne, er tilsyneladende baseret på det nye MCM-design (Multi-Chip Module). Disse nye CPU'er understøtter den næste generation af computerhukommelse såvel som PCIe 5.0, hævder en massiv ny lækage om disse processorer, der primært vil fungere i datacentrene for webfirmaer.
Intel Sapphire Rapids CPU'er Specifikationer og funktioner:
Intel bekræftede lanceringen af sin kommende Sapphire Rapids CPU på sin Architecture Day 2020. Den næste generation af CPU'er vil understøtte DDR5-hukommelse og PCIe 5.0. Intel insisterer på, at disse nye chips faktisk er en "næste generations" datacenterchip med tilføjelsen af CXL 1.1-forbindelsen.
Det er vigtigt at bemærke, at Intel muligvis ændrer nogle funktioner og de platforme, som CPU'erne understøtter. Ifølge den seneste lækage ville disse næste generation af Intel-processorer blive produceret på 10nm +++ SuperFin Enhanced-processen. I øvrigt er de aktuelt tilgængelige Ice Lake CPU'er fremstillet på standard 10nm fabrikationsknude.
Derudover bruger de nye CPU'er TME, som står for Total Memory Encryption. TME er et arkitektonisk design, der krypterer hukommelsen fuldstændigt. Dette betyder, at selv rå RAM-datadumpe ville være ubrugelige, da dataene ville være fuldstændig krypteret. Selv den Intel Tiger Lake CPU'er, der er fremstillet på 10 nm standard fabrikationsknude, har TME-funktionen.
Kommer til MCM-designet, vil Intel Sapphire Rapids efter sigende have 4 CPU-fliser med 14 kerner hver. De 56 kerner i en CPU virker ret underlige, og det skyldes, at rygter angiver, at en enkelt kerne i hver flise med vilje er deaktiveret. Hvis udbyttet pr. Siliciumskive forbedres, vil Intel Sapphire Rapids-CPU'erne have i alt 60 kerner eller måske endda mere. Intel Sapphire Rapids CPU'er ville pakke kerner baseret på Golden Cove-arkitekturen, som skulle tilbyde et massivt løft i IPC.
Intel Sapphire Rapids CPU'er pakker angiveligt 4 HBM2-stakke med en maksimal hukommelse på 64 GB, hvilket svarer til 16 GB pr. Stak. Da det er DDR5 RAM, kan virksomheder, der køber disse CPU'er, forvente, at den samlede båndbredde vil ramme 1 TB / s. I øvrigt, DDR5 RAM kan ramme en frekvens på 4800 MHz.
Ifølge lækagen vil HBM2 og GDDR5 være i stand til at arbejde sammen i en flad, caching / 2LM og hybrid tilstand. Eksperter hævder, at den reducerede afstand mellem CPU'en og DDR5 RAM ville være ret gavnlig for visse arbejdsbelastninger. Købere kan forvente, at de kommende Intel-server-grade CPU'er har 80 PCIe 5.0-baner i top-end- eller flagskibs-CPU'er og op til 64 baner på resten af SKU'erne. Disse deles med 8 kanaler pr. CPU. Hele Intel Sapphire Rapids CPU ville have en ret høj 400W TDP-profil.